基于EDA序列检测器设计
摘要:在硬件电子电路设计领域中,电子设计自动化(EDA)工具已经成为主要的设计手段,而VHDL语言则是EDA的关键技术之一,采用自顶向下的设计方法,即从系统总体要求出发,最后将各个功能模块连接成顶层模块,完成整个系统的组合。本文主要讲一种基于VHDL语言实现序列检测器的方案。
关键词:VHDL 状态机 序列检测
毕业设计说明书目录
1 引言------------------------------------------------------------12
2 方案论证--------------------------------------------------------13
2.1 方案一:---------------------------------------------------13
2.1.1 状态机------------------------------------------------13
2.2 方案二:---------------------------------------------------17
2.2.1 JK触发器----------------------------------------------17
3 方案比较及选择------------------------------------------------20
4.软件设计--------------------------------------------------------21
4.1程序流程-------------------------------------------------21
4.2程序------------------------------------------------------22
5.软硬件系统的调试-----------------------------------------------23
参考文献
[1] 潘松 赵敏笑 编著 EDA技术及其应用 科学出版社
[2] 刘爱荣 王振成 主编 曹瑞 卢印举 编著 EDA技术与CPLD/FPGA开发应用简明教程 清华大学出版社
[3] 焦素敏 主编 EDA技术基础 清华大学出版
[4] 刘欲晓 方强 黄宛宁等 编著 EDA技术与VHDL电路开发应用实践 电子工业出版社
[5] 杜伟略 主编 周志德 主审 80C51单片机及接口技术 化学工业出版社
[6] 沈任元 吴勇 主编 高等职业技术教育机电类专业教材编委会组编 数字电子技术基础 机械工业出版社
[7] 向宾 编著 EDA原理及应用实验教程 清华大学出版社