文章来源:淘论文网   发布者: 毕业设计   浏览量: 28



还可以点击去查询以下关键词:
[技术]    [多功能]    [频率计]    [EDA技术多功能频率计(5)]   

基于EDA技术多功能频率计设计

摘要:基于传统测频原理的频率计的测量精度将随被测信号的降低而下降,在实际应用中局限性大,而等精度频率计不但有较高的测量精度,且在整个频域内能保持测量精度恒定。分析了等精度频率计的测频原理,并给出了其软硬件设计方案。

关键词:等精度频率计,EDA技术,C51单片机,FPGA

1 引言
FPGA和CPLD是实现这一途径的主流器件,他们的特点是直接面向用户,具有极大的灵活性和通用性,使用方便,硬件测试和实现快捷,开发效率高,成本低,上市时间短,技术维护简单,工作可靠性好等,FPGA和CPLD的应用是EDA技术有机融合软硬件电子设计技术以及对自动化设计实现最典型的诠释。这类器件通常也被称为可编程专用IC,或可编程ASIC。


毕业设计材料目录
1. 毕业实践任务书---------------------------------------------------------------------1
2. 外文翻译-------------------------------------------------------------------------------2
3. 毕业实践调研报告-----------------------------------------------------------------10
4. 毕业设计说明书------------------------------------------------------------------ -12
5.  附录-----------------------------------------------------------------------------------34
6. 参考文献-----------------------------------------------------------------------------34
7. 毕业设计总结------------------------------------------------------------------------35


8 参考文献:
[1] 潘松,黄继业,EDA技术实用教程。北京:科学出版社,2002。
[2]李景华,杜玉远.可编程逻辑器件与EDA技术[M].沈阳:东北大学出版社,2002。 
[3]潘松,黄继业,EDA技术与VHDL。北京:清华大学出版社,2005。
[4]朱正伟,EDA技术及应用。北京:清华大学出版社,2005。
[5]史延龄.单片机测频研究[J].仪表技术,1993 。
[6]吴繁红. 基于MCU 和FPGA/ CPLD 结构的测频装置,重庆工商大学学报(自然科学版)2003。
[7]潘松,王国栋.VHDL实用教程.西安:西安电子工业出版社,2002。
[8]王永良.基于FPGA的同步测周期高精度数字频率计的设计.电子设计应用,2004(12)


这里还有:


还可以点击去查询:
[技术]    [多功能]    [频率计]    [EDA技术多功能频率计(5)]   

请扫码加微信 微信号:sj52abcd


下载地址: http://www.taolw.com/down/11145.docx
  • 上一篇:基于EDA技术多功能频率计设计(6)
  • 下一篇:基于EDA的多功能频率测频计
  • 资源信息

    格式: docx